更新于 2月10日

FPGA工程師-無錫(J10207)

1.5-2.5萬·14薪
  • 無錫濱湖區
  • 3-5年
  • 碩士
  • 全職
  • 招3人

職位描述

Verilog HDLVHDL
崗位職責:
1.根據需求制定原型驗證方案,負責RTL轉碼、ASIC代碼裁剪、功能仿真、代碼綜合實現、板級實現等工作,并完成相關文檔;
2.負責各種高速接口的實現,包括DDR3、DDR4、PCIE、RAPIDIO、GMAC、SATA等,熟練應用FPGA高速接口(例如:GTH/GTY)完成上述協議的實現;
3.熟練使用XILINX最新架構的FPGA,例如XCUK060/XCUV440/XCVU3P/XCVU19P,熟練掌握時序約束、收斂,熟悉XILINX SSI類FPGA的應用;
4.配合設計工程師完成芯片所有功能的原型驗證工作;
5.獨立處理和解決所承擔的任務,編寫相應的設計文檔;編寫各種相關文檔和資料。
任職要求:
1.碩士及以上學歷,FPGA開發或FPGA原型驗證工作三年以上經驗;
2.熟練掌握市面上FPGA開發調試工具,對工具有深度使用經驗,掌握時序分析,時序約束等技能;
3.熟練使用FPGA仿真工具,FPGA廠商工具自帶仿真軟件或者第三方仿真軟件;
4.熟練使用板級調試工具,例如示波器、頻譜儀、TDR、誤碼儀等調試工具,有復雜硬件系統調試經驗者優先;
5.熟悉一種以上高速接口協議,有PCIE接口實現、調試經驗優先;
6.了解一定信號完整性知識,有10G以上SERDES調試或驗證經驗者優先;
7.具有良好的英語技術文檔閱讀能力;
8.有團隊合作精神,良好的溝通能力,踏實沉穩,接受加班和出差者優先。

工作地點

無錫濱湖區中科芯集成電路有限公司

職位發布者

唐先生/招聘管理

昨日活躍
立即溝通
公司Logo中科芯集成電路有限公司公司標簽
中科芯集成電路有限公司位于蠡湖之濱、大運河畔,主要從事超大規模集成電路的研發和生產,現有職工4700余人,教授級高工和高級工程師300余人,工程技術人員占職工總人數70%以上,擁有國家博士后科研工作站。中科芯具備集成電路設計、制造、測試、封裝、可靠性、應用支持等完整的產業鏈,曾研制了我國首塊超大規模集成電路,承擔過500多項國家重點科研任務,獲國家獎18項,省部級獎近200項,多項填補了國內空白,提高了核心元器件的國產化率,為國家微電子事業各個階段的發展做出過突出貢獻。中科芯圍繞集成電路產業,實施“一二三四五”戰略轉型,打造“5+N”平臺,堅持人才驅動,科技創新,持續推進現代企業制度建設,建設先進的設計、制造、封裝、可靠性檢測與應用支撐平臺,形成完整的產業服務體系,不斷提升核心競爭力,努力成為“國內卓越、世界一流”的集成電路創新型產業集團。
公司主頁
久久久久国产一级毛片高清板